当前位置:主页 > 新闻中心 >

新闻中心

NEWS INFORMATION

基于FPGA与VHDL的微型打印机的驱动设计

时间:2021-01-11 00:21 点击次数:
  本文摘要:0章节目录 FPGA即当场可编程逻辑列阵。是在CPLD的基本上发展趋势一起的新式性能卓越可编程逻辑元器件。 FPGA的处理速度很高,其元器件相对密度从数十万门到数百万门均值,能够顺利完成极其简易的时钟频率和人组时序逻辑电路作用,仅限于于髙速、密度高的的高档数字逻辑电路原理行业。新一代的FPGA乃至构建了cpu(CPU)或数据CPU(DSP)核心,在一片FPGA上进行硬件软件协同管理,为构建上面可编程控制器系统软件(SOPC)获得了强悍的硬件配置抵制。

im体育足彩

0章节目录  FPGA即当场可编程逻辑列阵。是在CPLD的基本上发展趋势一起的新式性能卓越可编程逻辑元器件。

FPGA的处理速度很高,其元器件相对密度从数十万门到数百万门均值,能够顺利完成极其简易的时钟频率和人组时序逻辑电路作用,仅限于于髙速、密度高的的高档数字逻辑电路原理行业。新一代的FPGA乃至构建了cpu(CPU)或数据CPU(DSP)核心,在一片FPGA上进行硬件软件协同管理,为构建上面可编程控制器系统软件(SOPC)获得了强悍的硬件配置抵制。对微型打印机的驱动器,传统式方式是用以单片机设计是构建对其的时钟频率操控。

伴随着FPGA在各行业的普及化用以,及其对微型打印机的务必,因而要构建FPGA对微型打印机的时钟频率操控。  当今各ASIC处理芯片生产商都相继产品研发了作为分别目地的HDL语言,可是大部分都为规范化和集成化。

IM体育官方网站

惟一被广泛认为的是美国防部产品研发的VHDL语言,它已沦落IEEESTD_1076规范。此外从最近HDL语言发展趋势的动态性看来,很多企业研制开发的硬件配置电路原理专用工具业都逐渐向VHDL语言看向,促使她们的硬件配置电路原理专用工具也可以抵制VHDL语言。  VHDL语言能够抵制由上而下和根据库的设计方法,并且还抵制FPGA的设计方案。

  1微型打印机简述  RDDH型微型打印机应用热敏电阻制冷图型打印机方法,是一款体型小,打印机速度更快的打印输出机器设备。该型打印机可应用规范并行接口,RS232串行通信,TTL电平串口通信,485控制模块,USB控制模块,打印机速率超出五十米/s,屏幕分辨率为8点/mm,384点/行,打印图片应用57mm热敏打印纸。可打印机国家标准一、二级汉字库中所有中国汉字和西文本、标志共817八个。

微型打印机并行接口与CENTRONICS通信接口相溶,可必需由微型机并口或单片机设计操控。其26线单双排电源插座扩展槽编号如图所示1下图。此二十六个并口各扩展槽数据信号界定如报表1下图。    图1单双排电源插座扩展槽编号  报表1微型打印机26并口各扩展槽界定    对打印机的驱动器主要是对其工作中时钟频率进行精确的操控,RDDH型并行接口指定图如图2下图。

    图2并行接口指定图  2整体控制系统设计  用以Altera企业的Cyclon?系列产品的FPGA处理芯片EP3C25Q240C8N构建对RDDH型微型打印机的硬件配置电源电路操控,用以Quartus开发环境,根据VHDL语言构建对微型打印机的手机软件作用构建。  2.1硬件配置电路原理  如图所示3下图为打印机与FPGA的相接平面图。  DATA1~DATA8回应打印机的八个数据位,她们的逻辑性1回应上拉电阻,逻辑性0回应低电频;STB为数据信息选通启动单脉冲,上升沿时获取数据;ACK为问单脉冲,低电频回应数据信息已被拒不接受;BUSY为上拉电阻时回应打印机因此以一天到晚,这时不读取数据。

  因为ACK和BUSY键入的是9V的TTL电平,而FPGA的I/O口规范为3.3VLVCMOS脉冲信号,因而这两个数据信号做为FPGA的輸出数据信号时,要进行作用力,保证 电源电路长期经营。


本文关键词:基于,im体育足彩,FPGA,与,VHDL,的,微型,打印机,驱动,设计

本文来源:im体育足彩-www.silverladyshop.com

Copyright © 2005-2021 www.silverladyshop.com. im体育足彩科技 版权所有 备案号:ICP备56640368号-8

在线客服 联系方式 二维码

服务热线

090-15856928

扫一扫,关注我们